Print Send this News

智原推出新一代乙太網路GPHY於聯電28HPC+平台

台灣新竹, 2023年11月16日


ASIC設計服務暨IP研發銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今天宣布推出4埠Gigabit乙太網路PHY矽智財於聯電28奈米HPC+製程平台。這款經過矽驗證的GPHY採用了SAR ADC技術,提供卓越的PPA(功耗、性能及面積)優勢,並使用進階的數位訊號處理演算法,顯著提高多埠時的訊噪比。針對網絡、消費電子和工業自動化應用中,對高度整合SoC的需求不斷增長,智原最新的GPHY旨在提升性能,同時加速產品開發。

智原28奈米4埠Gigabit乙太網路PHY與前一代的設計相比,每埠的功耗大幅降低了33%。此外,運用數位信號處理(DSP)技術搭配進階的演算法,減少多埠網路間的訊號干擾,改善訊號品質,相較於智原40奈米4埠GPHY,訊噪比提高了1-2 dB。此GbE PHY仍支援業界的多種標準協議,包括1000BASE-T、100BASE-TX、10BASE-Te、100BASE-FX、IEEE 802.3、802.3u、802.3ab和ANSI X3.263-1995(FDDI-TP-PMD)。它可以無縫整合聯電的3.3V和1.8V I/O,適用於28HPC+低功耗SoC平台,確保卓越的功耗效率和性能。

智原科技營運長林世欽表示:「智原已成功協助客戶將多項網通ASIC專案導入量產。透過採用我們最新的GPHY解決方案,可以協助客戶開發更低功耗和高性能的新一代乙太網路設備和系統。」

如欲了解更多智原的乙太網路IP產品資訊,請瀏覽 www.faraday-tech.com

 

 

媒體連絡


智原科技
柯奕帆 Evan Ke
+886.3.5787888 ext. 88689
evan@faraday-tech.com


關於智原科技
智原科技( Faraday Technology Corporation, TWSE: 3035 )以提供造福人類、支持永續發展的晶片為使命,持續發展完整的ASIC解決方案,包含3D先進封裝、Neoverse CSS設計、FPGA-Go-ASIC與晶片實體設計服務。同時,智原擁有豐富的矽智財資料庫,涵蓋I/O、Cell Library 、 Memory Compiler 、 ARM -compliant CPUs 、 LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100/Giga Ethernet、SATA3/2、PCIe Gen4/3、可程式設計高速SerDes,及 PCIe Gen4/3 等數百個週邊訊號 IP。更多資訊,請瀏覽智原科技網站www.faraday-tech.comLinkedIn專頁。

Copyright © Faraday Technology Corporation. All rights reserved.